AMD plant eine Beschleunigung des L2-Caches in zukünftigen Ryzen-Prozessoren
13:22, 19.01.2026
AMD plant ein grundlegendes Architektur-Update für kommende Ryzen-Chips mithilfe von vertikalem Stapeln. Dies soll zu höherer Leistung und verbesserter Effizienz bei zukünftigen Ryzen-X3D-Prozessoren führen.
Neue Technologie — „Balanced Latency“
AMD hat ein Patent für eine Technologie mit dem Namen Balanced Latency Stacked Cache angemeldet, die darauf abzielt, Datenzugriffs-Latenzen zu reduzieren. Das neue L2-Cache-Design senkt die Zugriffszeit von 14 auf 12 Taktzyklen pro 1 MB.
Auch wenn dies wie eine kleine Verbesserung wirkt, kann das Einsparen weniger Taktzyklen einen erheblichen Einfluss auf die Instruktionsbereitstellung der Kerne sowie auf die Gesamtleistung und Energieeffizienz haben. Dank der vertikalen Bauweise und zentral positionierter Verbindungen erzielen die neuen Prozessoren eine spürbare Leistungssteigerung.
Warum ist das wichtig?
Obwohl der Titel des schnellsten Prozessors auf der CES 2026 an den Ryzen 7 9850X3D ging, wird die Einführung von 3D-L2-Cache es zukünftigen Prozessoren ermöglichen, beispielsweise grafisch anspruchsvolle Spiele besser zu bewältigen. Selbst eine Einsparung von zwei Taktzyklen kann einen messbaren FPS-Zuwachs bringen.
Erscheinungstermin
Derzeit befindet sich das Patent in der Entwicklungsphase, was bedeutet, dass AMD mit Prototypen experimentiert. Ein Patent garantiert nicht, dass die Technologie bald im Handel erhältlich sein wird, gibt jedoch einen klaren Hinweis auf die Entwicklungsrichtung des Unternehmens.